alueRAM de 128M x 64 bits (2GB). DDR3-1600 CL11 SDRAM (DRAM síncrona) 2Rx8- memoria módulo- cuatro componentes FBGA de 128 M x 16 bits. SPD programado para la latencia estándar JEDEC DDR3-1600 de 11-11-11 a 1-5 V. DIMM de 240 pines utiliza contactos dorados.
------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------------
Fuente de alimentación estándar JEDEC de 1-5 V (1-425 V ~ 1-575 V)
• VDDQ = 1-5 V (1-425 V ~ 1-575 V)
• fCK de 800 MHz para 1600 Mb/seg/pin
• 8 banco interno independiente
• Latencia CAS programable: 11- 10- 9- 8- 7- 6
• Latencia aditiva programable: 0- CL - 2 o CL - 1 reloj
• Búsqueda previa de 8 bits
• Longitud de ráfaga: 8 (Intercalado sin límite- secuencial con dirección de inicio “000”) solamente)- 4 con tCCD = 4 que no permite
lectura o escritura fluida [ya sea sobre la marcha usando A12 o MRS]
• Luz estroboscópica bidireccional de datos diferenciales
• Calibración interna (auto): Calibración automática interna a través del pin ZQ (RZQ: 240 ohm ± 1%)
• Terminación en matriz usando pin ODT
• Período de actualización promedio 7.8us a menos de TCASE 85°C- 3.9us a 85°C < TCASE < 95°C
• Restablecimiento asíncrono
• PCB: Altura 1.180” (30.00mm)- componente de un solo lado